File:NE555 Bloc Diagram.svg

原始檔案 (SVG 檔案,表面大小:723 × 524 像素,檔案大小:32 KB)


摘要

描述
English: The NE555 contains 24 bipolar transistors, two diodes and 15 resistors that form six functional blocks:

Between the supply voltage VCC (+) and the ground GND (-) is a voltage divider consisting of three identical resistors which, when connected not from the outside, the two reference voltages ¹ / 3 VCC and ² / 3 VCC supplies. The latter is at the terminal pin Control Voltage available. The block diagram and schematic that area is highlighted in green. Two comparators are each connected to one of the reference voltages, while the other two inputs of which are fed directly to the terminals of trigger or threshold. The block diagram in yellow and orange. A flip-flop, deposited in the color purple, stores the state of the timer and is controlled by the two comparators. Via the reset terminal overrides the other two inputs, the flip-flop (and therefore the entire timer device) be reset at any time. At the output of flip-flop followed by an output stage with totem-pole output that can be loaded at the port output with up to 200 mA. Shown in the color pink.

Parallel to the output stage of a transistor is connected, the collector is located on the discharge port. The transistor in the circuit diagram is a light blue background, always energized when the output is low level.
Deutsch: Der NE555 enthält 24 Bipolartransistoren, zwei Dioden und 15 Widerstände, die zusammen sechs Funktionsblöcke bilden:
  • Zwischen der Versorgungsspannung VCC(+) und der Masse GND(−) befindet sich ein Spannungsteiler aus drei identischen Widerständen, der, wenn nicht von außen beschaltet, die beiden Referenzspannungen ¹/3 VCC und ²/3 VCC liefert. Letztere ist am Anschluss-Pin Control Voltage verfügbar. Im Blockdiagramm und Schaltplan ist jener Bereich grün hinterlegt.
  • Zwei Komparatoren sind jeweils mit einer der Referenzspannungen verbunden, während die beiden anderen Eingänge direkt auf die Anschlüsse Trigger bzw. Threshold geführt sind. Im Blockdiagramm gelb und orange hinterlegt.
  • Ein Flipflop, in der Farbe lila hinterlegt, speichert den Zustand des Timers und wird über die beiden Komparatoren angesteuert. Über den Reset-Anschluss, der die beiden anderen Eingänge übersteuert, kann das Flipflop (und damit der gesamte Timer-Baustein) jederzeit zurückgesetzt werden.
  • Am Ausgang des Flipflops folgt eine Ausgangsstufe mit Totem-Pole-Ausgang, die am Anschluss Output mit bis zu 200 mA belastet werden kann. In der Farbe Rosa dargestellt.
  • Parallel zur Ausgangsstufe ist ein Transistor angeschlossen, dessen Kollektor am Anschluss Discharge liegt. Dieser Transistor, im Schaltplan hellblau hinterlegt, ist immer dann durchgeschaltet, wenn der Ausgang Low-Pegel hat.
日期
來源 自己的作品
作者 BlanchardJ
其他版本
Bipolar circuit diagram
CMOS circuit diagram


 
vector image使用Inkscape創作 .
 

授權條款

Public domain 我,此作品的版權所有人,釋出此作品至公共領域。此授權條款在全世界均適用。
這可能在某些國家不合法,如果是的話:
我授予任何人有權利使用此作品於任何用途,除受法律約束外,不受任何限制。

說明

添加單行說明來描述出檔案所代表的內容

在此檔案描寫的項目

描繪內容

檔案歷史

點選日期/時間以檢視該時間的檔案版本。

日期/時間縮⁠圖尺寸使用者備⁠註
目前2012年1月16日 (一) 19:54於 2012年1月16日 (一) 19:54 版本的縮圖723 × 524(32 KB)WdwdColored function blocks (for circiut diagram) correct transistor symbol (without a circle, because it's inside the chip)
2009年6月7日 (日) 23:27於 2009年6月7日 (日) 23:27 版本的縮圖723 × 524(40 KB)Brighterorangeremove spurious red dot
2007年9月23日 (日) 20:22於 2007年9月23日 (日) 20:22 版本的縮圖723 × 524(40 KB)BlanchardJ{{Information |Description=Bloc diagram of a 555 timer IC |Source=self-made |Date=September 23 2007 |Author=BlanchardJ |Permission= |other_versions= }} {{Created with Inkscape}} {{ElCompLib}} Category:555 timer IC

下列頁面有用到此檔案:

全域檔案使用狀況

以下其他 wiki 使用了這個檔案:

詮釋資料