低电压差分信号

低电压差分信号(英语:Low-Voltage Differential SignalingLVDS)是一种电子信号系统,可满足现今对高性能资料传输应用的需求,同时系统供电电压减低到2伏特,适用于分辨率高于SVGATFT LCD显示装置,目前已得到了广泛的应用,甚至可以嵌入到FPGAASIC或其他组件身上。

LVDS
发明日期1994
带宽655 Mbit/s(最高可达1-3 Gbit/s)
热插拔不支持
外置接口不支持
基础的LVDS回路结构,表示电流流向以及导线周围一部分的磁场中和。

LVDS与USB1394一样都是差分信号。1995年11月ANSI/TIA/EIA-644规划“Electrical Characteristics of Low Voltage Differential Signaling (LVDS) Interface Circuits.”完成认证。1994年由国家半导体公司引进。LVDS是采用差分的传输方式,电压输出与接收端需要100欧姆的终端阻抗(Terminating Resistor)。LVDS允许采用点对点(Point-to-Point)与分支(Multi-Drop)的连接方式。实现差分信号使用MS(Microstrip)线路或ST(Stripline)线路。

参见

外部链接